¿Cuál es la falla cuando el panel de control del aire acondicionado central doméstico Gree muestra c0?
C0, normalmente el inversor está roto o la placa de circuito está defectuosa.
26nbsp. Excepciones a los métodos de protección de prueba.
nbspLea el puerto de entrada/salida de 8042; los datos globales están inicialmente preparados para un inicio intermitente giratorio. nbspAbra la línea de dirección A20; habilítela para participar en el direccionamiento. nbspC0nbspInicializa el caché. nbsp. nbspIntente arrancar con la interrupción 19. Todos los parámetros son 00nbsp. nbspSe ha mostrado la configuración del sistema; controlará la carga de arranque de INI19. nbsp01 nbsp; prueba del procesador 1, verificación del estado del procesador, si la prueba falla, el bucle será infinito. nbspLas pruebas de los registros del procesador están a punto de comenzar y las interrupciones no enmascarables están a punto de desactivarse. La prueba de registro de nbspCPU está en progreso o falló.
. nbsp02nbspDetermina el tipo de diagnóstico (normal o fabricado). Si el búfer del teclado contiene datos, no será válido. nbspDeshabilite las interrupciones no enmascarables; comience con estancamiento. nbspLa escritura/lectura de CMOS está en progreso o falló. nbsp03nbspBorre el controlador de teclado 8042 y emita el comando TESTKBRD (AAH)nbsp se completa el retraso de arranque; nbspROMnbspBIOS comprueba que los componentes se estén ejecutando o no funcionen correctamente. nbsp04nbspReinicie el controlador de teclado 8042 y verifique TESTKBRD. nbspReinicio suave/prueba de encendido del controlador del teclado.
nbspLa prueba del temporizador de intervalos programable está en curso o ha fallado. nbsp05nbsp. Si las pruebas de fabricación 1 a 5 se repiten continuamente, se puede obtener el estado de control de 8042. nbspConfirme el reinicio por software/encendido; La preparación de nbspDMA está en progreso o falló. nbsp06nbsp Realice los preparativos iniciales para el chip del circuito, desactive los chips del circuito de video, paridad y DMA, borre el chip del circuito DMA, todos los registros de página y los bytes de parada CMOS. El cálculo de nbspROM ha comenzado; ROMnbspBIOS verifica la suma y verifica si el búfer del teclado se ha borrado. La prueba de lectura/escritura del registro de página inicial de nbspDMA está en curso o falló.
nbsp07nbspProcessor Test 2 verifica el funcionamiento de los registros de la CPU. La suma de comprobación de nbspROMnbspBIOS es normal, el búfer del teclado se ha borrado y se emite un comando BAT (Prueba de garantía básica) al teclado. nbsp. nbsp08nbsp Haga que el temporizador CMOS realice la preparación inicial y actualice el temporizador normalmente. nbspEl comando BAT se ha descargado al teclado y el comando BAT se escribirá pronto. La verificación de actualización de nbspRAM está en progreso o falló. La suma de verificación nbsp09nbspEPROM debe ser igual a cero para pasar. nbspPrueba de seguridad básica que verifica el teclado y luego verifica los bytes de comando del teclado. nbspPrimeros 64Knbsp. Las pruebas de RAM están en progreso. nbsp0AnbspHaga los preparativos preliminares para la interfaz de vídeo.
nbspEmite código de bytes de comando del teclado y escribe datos de bytes de comando. nbspPrimeros 64Knbsp. El chip RAM o la línea de datos están defectuosos y desplazados. nbsp0BnbspTest 8254 canal 0. nbspEscriba el byte de comando del controlador del teclado y pronto se emitirá el comando de bloqueo/desbloqueo de los pines 23 y 24. nbspPrimeros 64Knbsp. Fallo de lógica par/impar de RAM. nbsp0CnbspTest 8254 canal 1. nbspLos pines 23 y 24 del controlador del teclado se han bloqueado/desbloqueado; se emitió el comando NOP. nbspPrimeros 64Knbsp. La línea de dirección RAN está defectuosa. nbsp0Dnbsp1. Compruebe si la velocidad de la CPU coincide con el reloj del sistema. 2. Verifique si el valor de programación del chip de control coincide con la configuración inicial. 3. Pruebe el canal de vídeo. Si eso falla, toca la bocina. Se ha procesado el comando nbspNOP; luego se prueba el registro de parada CMOS. nbspPrimeros 64Knbsp. Fallo de paridad de RAM. 0EnbspByte de apagado de prueba CMOS.
nbspSe calculará la prueba de lectura/escritura del registro de parada CMOS; nbspInicializa la dirección del puerto de entrada/salida.
nbsp0FnbspPrueba CMOS extendido. nbspLa suma de comprobación CMOS calculada se escribe en el byte de diagnóstico. CMOS comienza la preparación inicial. nbsp. nbsp10 nbsp; prueba el canal DMA 0. nbspCMOS ha realizado los preparativos preliminares y el registro de estado de CMOS está a punto de realizar los preparativos preliminares para la fecha y la hora. nbspPrimeros 64Knbsp. Fallo en el bit 0 de RAM. nbsp11 nbsp; Pruebe el canal 1 de DMA. nbspEl registro de estado CMOS está destinado inicialmente a deshabilitar el DMA y el controlador de interrupciones. nbspEl primer bit 1 de 64DKnbspRAM está defectuoso. nbsp12 nbsp; registro de página DMA de prueba. nbspDesactive el controlador DMA 1 e interrumpa los controladores 1 y 2, es decir, la pantalla de video y el puerto B están preparados inicialmente. nbspEl primer bit 2 de 64DKnbspRAM está defectuoso.
nbsp13 nbsp; Pruebe la interfaz del controlador del teclado 8741. nbspEl monitoreo de video está deshabilitado, el puerto B está inicialmente listo; la inicialización del chip del circuito/la detección automática de memoria está a punto de comenzar. nbspEl primer bit 3 de 64DKnbspRAM está defectuoso. nbsp14 nbsp; Pruebe el circuito de activación de actualización de memoria. nbspLa inicialización del chip del circuito/detección automática del final del almacenamiento; la prueba del temporizador 8254 está a punto de comenzar. nbspEl primer bit 4 de 64DKnbspRAM está defectuoso. nbsp15 nbsp; Probando la primera memoria del sistema de 64K.
nbspEl temporizador del canal 2 se ha probado a mitad de camino; el temporizador del canal 2 8254 está a punto de completar la prueba. nbspEl primer bit 5 de 64DKnbspRAM está defectuoso. nbsp16 nbsp; Crea la tabla de vectores de interrupción utilizada por 8259. nbspLa prueba del temporizador del canal 2 ha finalizado; el temporizador del canal 1 8254 está a punto de completar la prueba. nbspEl primer bit 6 de 64DKnbspRAM está defectuoso. nbsp17 nbsp;La calibración de entrada/salida de video funciona; si el BIOS de video está instalado, habilítelo. La prueba del temporizador del canal nbsp1 ha finalizado; el temporizador del canal 8254 0 está a punto de completar la prueba. nbspEl primer bit 7 de 64DKnbspRAM está defectuoso. nbsp18 nbsp; prueba de memoria de vídeo. Esto se puede omitir si se aprueba el BIOS de video seleccionado.