Red de conocimiento de recetas - Recetas completas - Códigos completos de la tarjeta de diagnóstico de fallas de la placa base de la computadora

Códigos completos de la tarjeta de diagnóstico de fallas de la placa base de la computadora

Los códigos y significados de la tarjeta de diagnóstico de fallas de la placa base de la computadora son los siguientes:

00? Se mostrará la configuración del sistema; se iniciará y cargará el controlador INT19.

01 procesador prueba 1 y maneja la verificación de estado. Si la prueba falla, el bucle es infinito. Las pruebas de los registros del procesador están a punto de comenzar y las interrupciones no enmascarables están a punto de desactivarse. La prueba del registro de la CPU está en progreso o falló.

Determinar el tipo de diagnóstico (normal o fabricado). Si el búfer del teclado contiene datos, no será válido. Deshabilite las interrupciones no enmascarables; comience con la procrastinación. Las escrituras y lecturas de CMOS están en curso o son defectuosas.

Borre el controlador de teclado 8042 y emita el comando TEST-KBRD (AAH). Se completa el retraso de arranque. ROM B10S comprueba si hay piezas o fallos en curso.

Reinicie el controlador de teclado 8042 y verifique TESTKBRD. El controlador del teclado se reinicia para la prueba de encendido. Una prueba para el temporizador de intervalos programable está en curso o ha fallado.

Si se repiten continuamente las pruebas de fabricación 1 a 5 se puede obtener el estado de control 8042. Asegúrese de que el reinicio por software esté encendido; está a punto de comenzar. La preparación inicial de DMA está en progreso o falló.

Realice los preparativos iniciales para el chip del circuito, desactive los chips de video, paridad y circuito DMA, borre el chip del circuito DMA, todos los registros de página y los bytes de parada CMOS.

07 Prueba 2 del Procesador, verificar el funcionamiento de los registros de la CPU. La suma de comprobación del BIOS de la ROM es normal, el búfer del teclado se ha borrado y se emite un comando BAT (Prueba de garantía básica) al teclado. Trivial/sin sentido

Prepare inicialmente el temporizador CMOS y actualice el período del temporizador normalmente. El comando BAT se ha descargado al teclado y pronto se escribirá. La verificación de actualización de RAM está en progreso o falló.

09 Suma de verificación de EPROM, debe ser igual a cero antes de pasar. Verifique la prueba de seguridad básica del teclado y luego verifique los bytes de comando del teclado. Las primeras pruebas de memoria de 64K están en marcha.

Realice los preparativos preliminares para la interfaz de vídeo. Emita el código de bytes de comando del teclado y escriba datos de bytes de comando. El primer chip de RAM de 64 K o línea de datos falló y se desplazó.

Prueba 8254 canal 0. Cuando se escribe el byte de comando del controlador del teclado, se emitirán los comandos de bloqueo y desbloqueo para los pines 23 y 24. La primera lógica de paridad de RAM de 64 K falló.

Prueba 8054 canal 1. Los pines 23 y 24 del controlador del teclado se han bloqueado y desbloqueado; se ha emitido el comando NOP. Fallaron las líneas de dirección de la primera RAM de 64K.

0D 1. Compruebe si la velocidad de la CPU coincide con el reloj del sistema. 2. Verifique si el valor de programación del chip de control coincide con la configuración inicial. 3. Prueba del canal de vídeo. Si eso falla, toca la bocina. El comando NOP ha sido procesado; luego se prueba el registro de parada CMOS. La verificación de paridad falló para los primeros 64 KB de RAM.

Prueba el byte de apagado del CMOS. Se calculará la prueba de lectura y escritura del registro de parada CMOS; Dirección inicial del puerto de entrada/salida de carga.

Prueba 0F CMOS extendido. La suma de comprobación CMOS calculada se escribe en el byte de diagnóstico; comienza la preparación inicial de CMOS.

10 Prueba DMA canal 0. CMOS ha realizado los preparativos preliminares y el registro de estado de CMOS está a punto de realizar los preparativos preliminares para la fecha y la hora. El primer bit 0 de RAM de 64K falló.

Prueba el canal 1 de DMA. El registro de estado COMS está destinado inicialmente a desactivar el DMA y el controlador de interrupciones. El primer bit 1 de RAM de 64 K falló.

12 Registro de página DMA de prueba. El controlador DMA 1 y los controladores de interrupción 1 y 2 están deshabilitados, es decir, la pantalla de video y el puerto B están inicialmente preparados. El segundo bit de la primera RAM de 64K está defectuoso.

13 Pruebe la interfaz del controlador de teclado 8471. La videovigilancia está desactivada, el puerto B está inicialmente listo; la detección automática de la memoria de inicialización del chip del circuito está a punto de comenzar.

El tercer bit de la primera RAM de 64K está defectuoso.

14 Pruebe el circuito disparador de actualización de memoria. Se completa la detección automática de la memoria de inicialización del chip del circuito; la prueba del temporizador 8254 está a punto de comenzar. El bit 4 de la primera RAM de 64K está defectuoso.

15 pruebas de memoria del sistema a partir de 64K. El temporizador del canal 2 está a la mitad de la prueba; el temporizador del canal 2 8254 está a punto de completar la prueba. El bit 5 de la primera RAM de 64K está defectuoso.

16 Cree la tabla de vectores de interrupción utilizada por 8259. La prueba del temporizador del canal 2 ha finalizado; el temporizador del canal 1 del 8254 está a punto de completar la prueba. El bit 6 de la primera RAM de 64K está defectuoso.

17 Alinee la entrada y salida de video, habilite el BIOS de video si está instalado. La prueba del temporizador del canal 1 ha finalizado; la prueba del canal 0 de 8254 está a punto de completarse. El bit 7 de la primera RAM de 64K está defectuoso.

18 pruebas de memoria de vídeo. Esto se puede omitir si se aprueba el BIOS de video seleccionado. La prueba del temporizador del canal 0 finaliza; la actualización de la memoria está a punto de comenzar. El primer bit 8 de RAM de 64K falló.

19 Pruebe el bit de máscara del controlador de interrupciones (8259) del canal 1. La actualización de la memoria ha comenzado y se completará. El bit 9 de la primera RAM de 64K está defectuoso.

1A prueba el bit de máscara del controlador de interrupciones (8259) en el canal 2. La línea de actualización de la memoria se está activando y el tiempo de encendido/apagado de 15 microsegundos está a punto de verificarse. El primer bit 10 de RAM de 64K falló.

1B mide la potencia de la batería CMOS. Se completó la prueba de tiempo de actualización de memoria de 30 microsegundos; la prueba de memoria básica de 64K está a punto de comenzar. La primera RAM de 64K falló en el bit 11.

1C prueba la suma de comprobación COMS. No tiene sentido. El primer bit 12 de RAM de 64K falló.

1D Establecer la configuración de COMS. No tiene sentido. El primer bit 13 de RAM de 64K falló.

1E mide el tamaño de la memoria del sistema y compara la existencia objetiva con el valor COMS. No tiene sentido. El primer bit 14 de RAM de 64K falló.

1F prueba una memoria de 64K con un máximo de 640K. No tiene sentido. El primer bit 15 de RAM de 64K falló.

Medición de 8259 bits de interrupción fijos. Comience la prueba de memoria básica de 64K; las líneas de dirección están a punto de ser probadas. La prueba del registro DMA esclavo está en progreso o falló.

21 Mantiene el bit NMI (paridad de canales de entrada y salida). Pasa la prueba de la línea de dirección; la paridad está a punto de activarse. La prueba del registro DMA principal está en progreso o falló.

Pruebe la función de interrupción del 8259. Finalizar la paridad del disparador; comenzará la prueba de lectura y escritura de datos en serie. El registro de máscara de interrupción del host se está ejecutando o ha fallado.

23 Pruebe el modo de protección 8086 modo virtual y 8186 modo de página. Las pruebas básicas de lectura y escritura de datos en serie de 64K son correctas; cualquier ajuste antes de que comience la inicialización del vector de interrupción. La prueba del registro de máscara de interrupción del esclavo está en progreso o falló.

24 Mide la memoria extendida por encima de 1Mb. Antes de realizar cualquier ajuste en la inicialización del vector, la preparación inicial del vector de interrupción está a punto de comenzar. Configure el registro de direcciones del segmento ES en el extremo superior de la memoria.

Prueba toda la memoria excepto los primeros 64K. Complete la preparación inicial del vector de interrupción; para el brazo giratorio, el puerto de E/S del 8042 se leerá de forma intermitente. La carga del vector de interrupción está en progreso o ha fallado.

26Excepciones para probar métodos de protección. Los puertos de entrada y salida de lectura y escritura de 8042 están inicialmente preparados para un inicio intermitente rotativo. Abra la línea de dirección A20; habilítela para participar en el direccionamiento.

Determinar el control de caché o enmascarar la RAM. La preparación inicial de los 1 datos está completa; se producirá cualquier preparación inicial después del vector de interrupción. La prueba del controlador del teclado está en curso o falló.

Identificar controlador de caché o controlador de teclado 8042 dedicado. Preparación inicial después de completar el vector de interrupción; estamos a punto de ajustar el estilo amplio del color sólido.

Cálculo de la suma de comprobación de fallo de alimentación del CMOS en curso.

El modo monocromático se ha ajustado y el modo de color se ajustará pronto. La verificación de validez de la configuración CMOS está en curso.

2A hace los preparativos preliminares para el controlador del teclado. Se ha configurado el modo de color y la paridad de activación antes de que se realice la prueba de ROM. Borre la memoria base de 64K.

2B hace los preparativos iniciales para las unidades de disco y los controladores. Fin de la paridad del disparador; se controlará cualquier ajuste necesario antes de comprobar la ROM de vídeo opcional. La prueba de memoria de pantalla está en progreso o falló.

2C comprueba el puerto serie y hace los preparativos iniciales. Preprocesamiento completo para el control de la ROM de video; querrá ver y controlar la ROM de video opcional. La preparación de la pantalla de presentación está en progreso o falló.

Compruebe 2D el puerto serie paralelo y realice preparativos preliminares. Control completo de la ROM de vídeo opcional, es decir, control de cualquier otro procesamiento después de que la ROM de vídeo reanude el control. La prueba de seguimiento de pantalla está en curso o ha fallado.

2E hace los preparativos iniciales para las unidades de disco y los controladores. Procesamiento después de restaurar el control de la ROM de video; si no se puede encontrar EGAVGA, debe probar la lectura y escritura de la memoria de la pantalla. Comprobando la ROM de vídeo.

2F detecta el coprocesador matemático y realiza los preparativos preliminares. No se encontró EGAVGA; muestra que la prueba de lectura y escritura de memoria está por comenzar. No tiene sentido.

Construir memoria básica y memoria extendida. Pasa la prueba de lectura y escritura de la memoria de visualización; la verificación de escaneo está a punto de realizarse. Creo que la pantalla funciona bien.

31 Detecta la selección de ROM de C8000 a EFFF0 para prepararte para la vida. La prueba de lectura y escritura de la memoria de la pantalla falló y se realizará otra prueba de lectura y escritura de la memoria de la pantalla. Los monitores monocromáticos funcionan.

32. Programe los chips IO, como el dispositivo de sonido COMLTPFDD en la placa base, para que se ajusten a los valores establecidos. Se pasó otra prueba de lectura y escritura de la memoria de la pantalla; se avecina otra verificación de escaneo del monitor. El monitor a color (40 columnas) funciona.

33 Finalizada la comprobación de videovigilancia; se comprobará el tipo de monitor ajustando el interruptor y la propia tarjeta. El monitor a color (80 columnas) funciona.

34 Adaptador de pantalla verificado; luego se ajustará el modo de visualización. Una prueba de interrupción del cronómetro está en curso o ha fallado.

35. Complete la configuración del modo de visualización; se verificará el área de datos de la ROM del BIOS.

Nota: Este código solo se aplica a los modelos PCIISA de doble propósito y PCI independientes.

Datos extendidos

Tarjeta de diagnóstico de fallas de la placa base de la computadora función de luz indicadora tabla de búsqueda rápida

Reloj de bus CLK, ya sea ISA o PCI, siempre que sea una placa vacía (sin CPU, etc.) siempre debe estar encendida. ) está activado; de lo contrario, la señal CLK será mala.

Cuando la placa base de entrada y salida básica del BIOS se está ejecutando, parpadeará si hay una operación de lectura en el BIOS.

El dispositivo maestro IRDY sólo parpadeará cuando esté listo para recibir la señal IRDY, de lo contrario no se iluminará.

OSC hace oscilar la señal del oscilador principal de la ranura ISA. La fuente de alimentación del disco vacío debe estar siempre encendida, de lo contrario la vibración se detendrá.

Esta luz solo parpadea cuando hay una señal de trama cíclica en la ranura PCI del período de trama, y ​​siempre está encendida con normalidad.

Es normal que RST se encienda después del reinicio o se apague durante medio segundo después de presionar el interruptor de reinicio. Si no se apaga, suele deberse a que el pin de reinicio de la placa base está conectado al interruptor del acelerador o al circuito de reinicio está roto.

La placa ciega de la fuente de alimentación de 12V debe estar siempre encendida, de lo contrario no hay voltaje o la placa base sufre cortocircuito.

- La fuente de alimentación de 12V debe estar encendida cuando esté encendida, de lo contrario no habrá voltaje o la placa base sufrirá un cortocircuito.

La placa ciega de la fuente de alimentación de 5V debe estar siempre encendida, de lo contrario no hay voltaje o la placa base sufre un cortocircuito.

-La placa ciega de la fuente de alimentación de 5V debe estar siempre encendida, de lo contrario no hay voltaje o la placa base sufre cortocircuito. (Solo la ranura ISA tiene este voltaje)

Fuente de alimentación 3V3 Este es el voltaje de 3.3V exclusivo de la ranura PCI, que siempre debe permanecer encendido cuando la placa base está encendida.

Algunas placas base con ranuras PCI no se encienden sin este voltaje.

Materiales de referencia:

Enciclopedia Baidu: tarjeta de diagnóstico de fallas de la placa base de la computadora